引脚功能
MM5450/545具有40脚DIP和44脚PLCC两种塑料封装形式,图1所示是MM5450采用40脚DIP塑封形式的引脚排列图,各引脚的功能说明如下:
VSS:接地脚;
OUTPUTBIT 1~OUTPUTBIT 34:数据输出脚;
BRIGHTNESS CONIROL:亮度控制引脚;
VDD:电源输入端;CLOCK IN:时钟输入;
DATA IN:数据输入;
DATA ENABLE:数据使能脚.
结构原理:
MM5450/5451芯片内部由35位移位寄存器,35位锁存器、35位缓冲器、亮度控制以及其它输入控制电路组成。MM5450和MM5451的功能和结构几乎完全相同,所不同的仅仅只是MM5450的23脚为数据使能脚DADA ENABLE,而MM5451的第23脚是第35段输出OUTPUTBIT35.图2所示是NML5450/NML5451的内部结构原理图。
图3所示是NM 5450/ 5451的工作时序图。
当MM5450/ 5451在传送数据时,首先在第一位写“1”,其后是所要传送的35位数据。当传送到第36位数据时,器件将在时钟信号为高电平时产生一个同步的负载信号并将35位数据送入锁存器锁存,紧接着又在时钟信号为低时产生一个内部复位信号来清除移位寄存器中的数据,以便传送下一组数据。MM5450/5451 中的所有移位寄存器均采用主、从模式,其中第一位“1”为主部分,通常无溢清除,可以连续操作。当首次上电时,M5450/ 5451器件将在产生一个内部复位信号以复位所有的内部寄存器和锁存器,然后在起始位和第1个时钟返回后,器件转入正常工作模式。
电子街推荐阅读: