用一只运放实现加减运算的判据
把集成运放的同相加法运算和反相加法运算结合起来,利用一块集成运放,即可构成同时具有加减法运算功能的加减法运算器。一般电路如图所示。其中:Vi:,ViZ……,Vi。为待加量,加至运放的同相侧;V‘,:,V,。:,……,V‘sn为待减量,加至运放的反相侧。运算放大器(简称“运放”)是具有很高放大倍数的电路单元。在实际电路中,通常结合反馈网络共同组成某种功能模块。它是一种带有特殊耦合电路及反馈的放大器。其输出信号可以是输入信号加、减或微分、积分等数学运算的结果。[1] 由于早期应用于模拟计算机中,用以实现数学运算,故得名“运算放大器”。
运算放大器最早被设计出来的目的是将电压类比成数字,用来进行加、减、乘、除的运算,同时也成为实现模拟计算机(analog computer)的基本建构方块。然而,理想运算放大器的在电路系统设计上的用途却远超过加减乘除的计算。今日的运算放大器,无论是使用晶体管(transistor)或真空管(vacuum tube)、分立式(discrete)元件或集成电路(integrated circuits)元件,运算放大器的效能都已经逐渐接近理想运算放大器的要求。