U74HC165是一种8位并行负载移位寄存器,它可以在计时的情况下把数据转换为串行输出。对每一层的平行存取是通过通过低电平移位/加载(SH/LD)输入使能的8个独立的直接数据(a- h)输入来实现。此外,U74HC165还实现了对时钟的抑制功能,并实现了互补的串行输出。
定时是由输入时钟(CLK)的低至高变换来完成,此时移位/负荷维持为高,而 CLK INH保持低时。CLK和CLK INH的作用可以相互交换。因为低CLK和CLK INH从低到高的转变也是同步的,因此,当 CLK INH是高的时候,它就会变成高电平。随着移动/负荷维持在高水平,并行负载得到了抑制。在转换/负荷很小的情况下,寄存器的平行输入被使能,而不依赖于 CLK, CLK,或串行输入。
整体来说,U74HC165具有互补式串行输出,可以同时涵盖负荷资料的输入与选通的时钟,并且可以进行并-串的数据变换。其中,U74HC165采用了SOP-16、TSSOP-16两种封装方式。