功耗与过低电压下主机时钟频率关系:
Figure 190给出以如下工作条件的估计值:
VDDIO = VDDIN = VDDFLASN = 3.3V
VDDOOAE = VDDPLL = 1.85V
TA =
掉电检测砚无效
Flash处于standby摸式
模数转换器无效
所有外设时钟不工作
PLL等待
主振荡骼等待
I/O上无消耗
下图给出估计功耗。
功耗与过低电tk棋式下MCK频率关系
Atmel的更多资料:
功耗与过低电压下主机时钟频率关系:
Figure 190给出以如下工作条件的估计值:
VDDIO = VDDIN = VDDFLASN = 3.3V
VDDOOAE = VDDPLL = 1.85V
TA =
掉电检测砚无效
Flash处于standby摸式
模数转换器无效
所有外设时钟不工作
PLL等待
主振荡骼等待
I/O上无消耗
下图给出估计功耗。
功耗与过低电tk棋式下MCK频率关系
Atmel的更多资料: