时钟生成可选择的次时钟资源,可选择的主时钟资源(外部OSC或CLK;内置CR时钟,最高频率16.25MHz)。
外部中断引脚:8,边缘探测器中断(上升边缘、下降边缘、双边缘可选择)。
I/O端口:28/29硬件I2C通讯口1通道,8/16位复合定时器1通道,16位重载定时器1通道,时基定时器1通道,6-bit 输出比较器 × 2 通道,UART/时钟同步串行接口 1通道
Flash 双操作块,存储安全功能,在线调试,硬件/软件看门狗,低电压探测器复位电路,SDIP32, LQFP32 封装。
更多精彩请您关注: