Microchip PICI6C72的内部结构特点
发表:2023-08-29 12:07:32 阅读:157

a.高性能CPU

.仅35条单字指令,采用的时钟频率为20MHz,

指令周期为200ns,

.具有8级深度的硬件堆栈;

.具有中断能力,有11个中断源;

.带有片内RC振荡器的看门狗(WDT)

.具有程序保密位,可防止非法拷贝:

.具有低功耗SLEEP方式,功率低,采用高速CMOS EPROM工艺制造:

.可选择不同的振荡器方式;

.工作电压为3.0V-6.0V.

b.分离的程序和数据空间

该PIC器件带有13位程序存储器,鼓大寻址能力为8k X 14位,用户存储空间(0000^OFFFh)

共4k X 14位,当访问大于以上地址范围的物理存储空问时,可采用滚动循环访问方式。

数据存储区分为梅个存储体BankO和Bank1 ,每个存储体又由通用寄存器和专用寄存器构

成.当状态寄存器中的RPO位为0时,选中BankO; RPO为1时选中Bankl.每个存储体最

大可以扩展到7Eh (128个字节)。在征个存储体中,专用寄存器被安排在低空间,用SRAM

实现的通用寄存器被安排在高地址空间。专用寄存器中含有A/D的寄存器。

c.完善的串行通信接口(SCI)

SIC部件含有两个8位的可读写状态和控制寄存器,分别为为发送和控制寄存器TXSTA、接

收和控制寄存器RCSTA.

d.片内器件模块

.有3个定时/计数器和3个双向I/0口。

.含有16位扑捉比较/PWM模块.其中捕捉器的最大分辨率为12.5ns;而比较器的最大分

辨率为200ns; PWM的分辨率为10位。

.带有5路A/D转换器和A/D中断功能。

 

阅读此文的人还喜欢: